【日本語字幕も表示できます】効率的なFPGAデザインを実施するためには、一般的にスループット、レイテンシ、およびハードウェアリソースのバランスを調整する必要があります。デザインの性質や目標によっては、効率的なハードウェア実装のためにアルゴリズムを適応させる方法がいくつかあります。
このチュートリアルでは、そのうちのいくつかの方法を紹介します。
このビデオの内容:
– HDLコード生成のためのモデルパラメータの設定
– Simulink®モデルのサンプルレートからFPGAハードウェアのクロックレートへの変換方法
– データパス上に様々な最適化技術を使用してパイプラインレジスタを挿入
– 入力サンプルデータをモニタするためのデータ有効制御信号の使用
– MATLAB®テストベンチを使用した最適化されたアーキテクチャの検証
HDL Coderセルフガイドチュートリアルを入手する: https://bit.ly/3ozF1o1
– MATLABとは: https://bit.ly/2qqoOIR
– Simulinkとは: https://bit.ly/388Ysfn
– MATLAB無料評価版を入手する: https://bit.ly/33PlRPv
– MATLAB/Simulinkの最新バージョンをチェックする: https://bit.ly/2rWZ7js
#FPGA #MATLAB #Simulink
© 2020 The MathWorks, Inc. MATLAB and Simulink are registered trademarks of The MathWorks, Inc. See www.mathworks.com/trademarks for a list of additional trademarks. Other product or brand names may be trademarks or registered trademarks of their respective holders.
Comments